Journal influence
Higher Attestation Commission (VAK) - К1 quartile
Russian Science Citation Index (RSCI)
Bookmark
Next issue
№2
Publication date:
16 June 2024
External destabilizing factors influence on integrated circuit low-frequency noise
Date of submission article: 29.05.2016
UDC: 621.391.822
The article was published in issue no. № 3, 2016 [ pp. 187-191 ]Abstract:The article presents test results of low-frequency noise measurement at chip pins depending on environment temperature, as well as with an electrostatic discharge impact. The data shows that low-frequency noise may be an informative parameter for integrated circuit diagnostics and grading by their reliability. A low-frequency noise changes under the influence of external factors. The variation value depends on an integrated circuit state. The number of experiments conducted by the authors prove the fact. For example there is a cumulative effect of electrostatic discharge, i.e. each subsequent discharge affects a noise value stronger than the previous one. The dependence of low-frequency noise on a temperature says that the change in an integrated circuit internal state leads noise value changing. Such dependence gives reasons to believe that low-frequency noise may be an indicator of any external influence, which causes changing of integrated circuit internal state. In addition, the sensitivity of low-frequency noise as the informative parameter suggests its value changing during electrostatic defect annealing. As known from literature, after annealing the defects of electrostatic discharges are partially or completely eliminated. The noise change after annealing proves a direct correlation between its magnitude and an integrated circuit structure internal state. Thus, the experiments, which show a direct bond between a noise value and an integrated circuit internal state, allow developing techniques for comparative tests and integrated circuit grading by reliability. The article presents a method for comparative assessment of quality and reliability of two or more integrated circuit lots.
Аннотация:В статье представлены результаты экспериментов по измерению низкочастотного шума напряжения на выводах интегральных схем в зависимости от температуры окружающей среды, а также до и после воздействия электростатическими разрядами. Полученные данные показывают, что низкочастотный шум может являться информативным параметром для диагностики и разбраковки интегральных схем по надежности. Низкочастотный шум достаточно заметно изменяется под влиянием внешних воздействий. Величина этого изменения зависит от состояния интегральной схемы. Ряд экспериментов, проведенных авторами статьи, доказывает данный факт. Так, например, имеет место накопительное действие электростатических разрядов, то есть каждый последующий разряд влияет на величину шума сильнее предыдущего. Зависимость низкочастотного шума от температуры говорит о том, что изменение внутреннего состояния интегральной схемы приводит к изменению величины данного вида шума. Такая зависимость дает основания предполагать, что низкочастотный шум может выступать индикатором любого внешнего воздействия, вызывающего изменение состояния внутренней структуры интегральной схемы. О чувствительности низкочастотного шума как информативного параметра говорит также изменение его величины при отжиге электростатических дефектов, рассмотренном в статье. После отжига дефекты, внесенные электростатическими разрядами, частично или полностью устраняются, так что изменение шума после отжига говорит о прямой зависимости его величины от внутреннего состояния структуры интегральной схемы. Таким образом, эксперименты, показывающие прямую связь величины шума и внутреннего состояния интегральной схемы, позволяют разрабатывать методы сравнительных испытаний и разбраковки интегральных схем по надежности. В статье представлен способ сравнительной оценки качества и надежности двух и более партий интегральных схем, разработанный на основе полученных данных.
Authors: Gorlov M.I. (m-gorlov@inbox.ru) - Voronezh State Technical University (Professor), Voronezh, Russia, Ph.D, Zhukov D.M. (ddimochka@mail.ru) - Voronezh State Technical University, Voronezh, Russia | |
Keywords: low-frequency noise, electrostatic discharge, integrated scheme, method of comparative assessment |
|
Page views: 10295 |
Print version Full issue in PDF (6.81Mb) Download the cover in PDF (0.36Мб) |
Влияние внешних дестабилизирующих факторов на величину низкочастотного шума интегральных схем
DOI: 10.15827/0236-235X.115.187-191
Date of submission article: 29.05.2016
UDC: 621.391.822
The article was published in issue no. № 3, 2016. [ pp. 187-191 ]
The article presents test results of low-frequency noise measurement at chip pins depending on environment temperature, as well as with an electrostatic discharge impact. The data shows that low-frequency noise may be an informative parameter for integrated circuit diagnostics and grading by their reliability.
A low-frequency noise changes under the influence of external factors. The variation value depends on an integrated circuit state. The number of experiments conducted by the authors prove the fact. For example there is a cumulative effect of electrostatic discharge, i.e. each subsequent discharge affects a noise value stronger than the previous one. The dependence of low-frequency noise on a temperature says that the change in an integrated circuit internal state leads noise value changing. Such dependence gives reasons to believe that low-frequency noise may be an indicator of any external influence, which causes changing of integrated circuit internal state. In addition, the sensitivity of low-frequency noise as the informative parameter suggests its value changing during electrostatic defect annealing. As known from literature, after annealing the defects of electrostatic discharges are partially or completely eliminated. The noise change after annealing proves a direct correlation between its magnitude and an integrated circuit structure internal state.
Thus, the experiments, which show a direct bond between a noise value and an integrated circuit internal state, allow developing techniques for comparative tests and integrated circuit grading by reliability. The article presents a method for comparative assessment of quality and reliability of two or more integrated circuit lots.
Gorlov M.I. (m-gorlov@inbox.ru) - Voronezh State Technical University (Professor), Voronezh, Russia, Ph.D, Zhukov D.M. (ddimochka@mail.ru) - Voronezh State Technical University, Voronezh, Russia
Ссылка скопирована!
Permanent link: http://swsys.ru/index.php?page=article&id=4197&lang=en |
Print version Full issue in PDF (6.81Mb) Download the cover in PDF (0.36Мб) |
The article was published in issue no. № 3, 2016 [ pp. 187-191 ] |
The article was published in issue no. № 3, 2016. [ pp. 187-191 ]
Perhaps, you might be interested in the following articles of similar topics:Perhaps, you might be interested in the following articles of similar topics: